• 我的订阅
  • 科技

HBM4规范定型:最高32Gb、16层TSV堆栈,6.4Gbps!

类别:科技 发布时间:2024-07-15 16:46:00 来源:芯智讯

近日,标准组织JEDEC固态技术协会公布了新一代的高带宽内存HBM4的标准制定即将完成。HBM4 旨在超越当前发布的 HBM3 标准,进一步提高数据处理速率,同时保持更高带宽、更低功耗以及增加每个芯片和/或堆栈容量等基本功能。这些进步对于需要高效处理大型数据集和复杂计算的应用程序至关重要,包括生成式人工智能 (AI)、高性能计算、高端显卡和服务器。

HBM4规范定型:最高32Gb、16层TSV堆栈,6.4Gbps!

具体来说,与 HBM3 相比,HBM4 将每个堆栈的通道数增加一倍,并具有更大的物理占用空间。为了支持器件兼容性,该标准确保单个控制器可以在需要时同时使用 HBM3 和 HBM4。不同的配置将需要不同的转接板来适应不同的封装。HBM4 将指定 24 Gb 和 32 Gb 容量密度,并可选择支持 4 层、8 层、12 层和 16 层 TSV 堆栈。该委员会已就高达 6.4 Gbps 的速度达成了初步协议,并且正在讨论更高的频率。

值得注意的是,英伟达(NVIDIA)已经宣布为其下一代 Rubin AI 加速器配备HBM4。

HBM大厂SK海力士此前曾表示,他们计划将存储器和逻辑半导体集成到单个封装中,这意味着不需要额外的封装技术,并且考虑到单个芯片将更接近这种实现,它将被证明具有更高的性能效率。为了实现这一目标,SK海力士计划建立一个战略“三角联盟”,这将涉及台积电的半导体和英伟达的产品设计,从而产生可能具有革命性的最终产品。

编辑:芯智讯-林子

以上内容为资讯信息快照,由td.fyun.cc爬虫进行采集并收录,本站未对信息做任何修改,信息内容不代表本站立场。

快照生成时间:2024-07-15 17:45:01

本站信息快照查询为非营利公共服务,如有侵权请联系我们进行删除。

信息原文地址:

amd旗舰aigpu加速器mi300x对比英伟达h100
...在推理工作负载方面表现更为出色。 MI300XAI加速卡软件堆栈升至ROCm6.0,改善支持生成式AI和大型语言模型
2023-12-08 05:06:00
英伟达纳英特尔为先进封装供应商,台积电则仍为最主要供应伙伴
...桥接,为水平集成封装技术),以及3D的Foveros(采用异质堆栈逻辑处理运算,可以把各个逻辑芯片堆栈一起)两大类
2024-02-01 11:25:00
英伟达blackwell计算引擎制造商推出的ai模型
...备192GBHBM3E内存,在封装内对应每个Blackwell芯片上四个8-Hi堆栈。如果我们认真观察,就会发现它实际上分八个计算复合体被封装在两块芯片中
2024-03-20 02:59:00
台积电计划 2027 推出 12 个 HBM4E 堆栈的 120x120mm 芯片
...S 封装技术继任者可以封装逻辑电路、8 个 HBM3 / HBM3E 内存堆栈、I / O 和其他芯粒(Chiplets)
2024-04-28 09:35:00
2025年HBM市场空间将达百亿美元!英伟达计划增加供应商
...能都将得到优化。TrendForce集邦咨询在报告中指出,HBM4在堆栈的层数上,除了现有的12hi(12层)外,还将再往16hi(16层)发展
2023-11-28 14:32:00
三星量产全球最薄LPDDR5X内存!可预留更多空间散热
...2%。基于12nm级LPDDR DRAM技术,三星的LPDDR5X内存封装采用了4堆栈、每堆栈2层的结构设计,提供12GB和16GB两种容量版本
2024-08-06 16:09:00
英伟达2024Q1将完成各原厂HBM3e产品验证
...划在2026年推出。随着客户对运算效能要求的提升,HBM4在堆栈的层数上,除了要求现有的12层垂直堆叠,还会往16层垂直堆叠发展(计划2027年推出)
2023-11-30 10:40:00
消息称英伟达 Blackwell“B100”GPU 将配 192GB HBM3e 显存
...透露,B100 GPU 的两个计算芯片将连接到 8 个 8-Hi HBM3e 显存堆栈,总容量为 192GB。值得注意的是
2024-03-18 09:44:00
英伟达股东大会:黄仁勋3420万美元薪酬投票通过 汽车领域潜力巨大
...黄仁勋透露,从芯片到系统,再到软件和算法,英伟达在堆栈的每一层都能为客户提供最低的总拥有成本。以下为此次股东大会的实录(有删减):01 使价值50万亿美元的重工业实现自动化黄
2024-06-27 13:42:00
更多关于科技的资讯: