我们正处于一个信息大暴发的时代,每天都能产生数以百万计的新闻资讯!
虽然有大数据推荐,但面对海量数据,通过我们的调研发现,在一个小时的时间里,您通常无法真正有效地获取您感兴趣的资讯!
头条新闻资讯订阅,旨在帮助您收集感兴趣的资讯内容,并且在第一时间通知到您。可以有效节约您获取资讯的时间,避免错过一些关键信息。
近日,北极雄芯宣布自主研发的首个基于国内《芯粒互联接口标准》的Chiplet互联接口PBLink回片测试成功。PBLink接口具有低成本、低延时、高带宽、高可靠、符合国产接口标准、兼容封装内外互连、注重国产自主可控等特点。据了解,该接口采用12nm工艺制造,每个D2D单元为8通道设计,合计提供最高256Gb/s的传输带宽,可采用更少的封装互连线以降低对封装的要求,最少仅需要3层基板进行2D互连。PBLink基于专门优化的精简协议层和物理层,可实现ns级别的端到端延迟,各项指标符合《芯粒互联接口标准》要求及设计预期。此外,PBLink可灵活支持封装内Chiplet-Chiplet互联以及10-15cm的封装外板级Chip-Chip互联,灵活适配各类下游应用场景需求。北极雄芯表示,公司率先推出的是基于传统封装(153μmStandardPackage)的芯粒解决方案,并预计在2024-2025年推出针对超高性能场景的高密度互连版本(55μmInFOPackage)。此外,本次回片测试成功的PBLink将用于公司下一代核心HUBChiplet以及部分功能型Chiplet上,预计于2024年内实现整体量产。Chiplet架构是指通过将大芯片拆分为小芯粒进行生产并集成封装,可有效提升大算力芯片制造的综合良率,并且通过芯粒复用创造灵活性的搭配选择。目前英特尔、AMD的产品都采用了相关技术,是传统单芯片的改进方案。
以上内容为资讯信息快照,由td.fyun.cc爬虫进行采集并收录,本站未对信息做任何修改,信息内容不代表本站立场。
快照生成时间:2023-09-07 06:45:04
本站信息快照查询为非营利公共服务,如有侵权请联系我们进行删除。
信息原文地址: