• 我的订阅
  • 科技

ibm发布首款先进cmos晶体管

类别:科技 发布时间:2023-12-25 12:12:00 来源:浅语科技

12月25日消息,在今年12月初旧金山举行的IEEE国际电子器件会议(IEDM)上,IBM研究人员展示了首款专为液氮冷却优化的先进CMOS晶体管。

ibm发布首款先进cmos晶体管

据IT之家了解,液氮沸点极低,只有-196°C,是目前主流电子器件无法承受的超低温。然而,在如此严寒的环境下,晶体管的电阻和漏电电流都会大幅降低,从而提升性能和降低功耗。

IBM研发的纳米片晶体管将硅通道切割成薄薄的纳米片层,并用栅极完全包围,实现了更有效的电场控制。这种结构不但能将500亿个晶体管塞进指甲盖大小的区域,而且在液氮冷却下,性能更是惊人地翻了一番。

低温环境带来了两大优势:更低的电荷载子散射和更低的功耗。散射减少意味着电阻降低,电子在器件中的移动更加顺畅;而功耗的下降,则可以让器件在相同电压下驱动更大的电流。此外,液氮冷却还提高了晶体管的开/关灵敏度,只需更小的电压变化即可切换状态,进一步降低功耗。

然而,低温也带来了新的挑战:阈值电压升高。阈值电压是指将晶体管导通所需的电压,它会随着温度下降而升高,使得器件开关更加困难。传统工艺难以降低阈值电压,因此IBM研究人员采用了一种全新的双金属栅极和双偶极子技术。他们通过在n型和p型晶体管的接口处添加不同的金属杂质,形成偶极子,从而降低电子跨越导带边所需的能量,使晶体管更加高效。

以上内容为资讯信息快照,由td.fyun.cc爬虫进行采集并收录,本站未对信息做任何修改,信息内容不代表本站立场。

快照生成时间:2023-12-25 22:45:08

本站信息快照查询为非营利公共服务,如有侵权请联系我们进行删除。

信息原文地址:

通往万亿晶体管芯片,关键技术揭秘
...01)作者 | ZeR0编辑 | 漠影到2023年,在1颗芯上集成1万亿个晶体管。——这是英特尔最新公布的“小目标”
2022-12-17 01:00
台积电:2030年量产1nm、可封装1万亿个晶体管
...出更先进的N2系列工艺。这一系列工艺将集成超过1000亿个晶体管,并通过CoWoS、InFO和SoIC等多种封装技术实现
2023-12-28 18:02:00
英特尔代工四大突破性技术解析:为高性能高密度计算铺路
...术,选择性层转移技术(SLT),环绕栅极硅基RibbonFET CMOS晶体管技术以及用于微缩的2D GAA晶体管的栅氧化层技术
2024-12-10 23:14:00
...过半导体制程与工艺、先进封装等技术共同延续单位面积晶体管倍增的增长曲线。首个EUV节点Intel 4将于2023年下半年按计划推出
2023-11-06 14:43:00
Intel制程工艺4大突破:封装吞吐量提升100倍
...工艺节点的计划,计划到2030年在单个芯片上封装1万亿个晶体管,因此先进的晶体管技术、缩微技术、互连技术、封装技术都至关重要。Intel代工此番公布的四大突破包括:1、减成法
2024-12-08 18:12:00
...子学和生物学整合的新方式——直接响应环境的混合生物晶体管问世科技日报北京11月29日电 (记者张梦然)你的手机微处理器芯片中,其实装有超过150亿个微型晶体管。晶体管由硅、金
2023-11-30 03:46:00
摩尔定律再进化,2纳米之后芯片如何继续突破物理极限
...能每两年翻一番的经验法则——是否还能继续有效。随着晶体管尺寸的不断缩小,人们普遍担忧物理限制将会成为难以逾越的障碍,特别是短沟道效应、漏电流和隧道效应等问题日益突出。这些挑战
2024-08-07 09:43:00
发哥放大招 天玑9400有300亿晶体管性能爆表
...现上可能远超想象。爆料者称,天玑9400内部集成了300亿晶体管,晶体管数量确实可以代表芯片的性能和工艺水平,毕竟在更先进的工艺下
2024-04-09 16:32:00
英特尔继续推进摩尔定律:芯片背面供电,突破互连瓶颈
...推进摩尔定律,在2030年前实现在单个封装内集成1万亿个晶体管。·包括PowerVia背面供电技术、用于先进封装的玻璃基板和Foveros Direct技术预计将在2030年前投产
2023-12-11 09:31:00
更多关于科技的资讯: