• 我的订阅
  • 科技

业界首个!博通推出3.5D F2F封装技术:改善封装翘曲

类别:科技 发布时间:2024-12-06 20:10:00 来源:浅语科技

快科技12月6日消息,博通宣布推出3.5D eXtreme Dimension系统级(XDSiP)封装平台技术,这是业界首个3.5D F2F封装技术。

据悉,3.5D XDSiP是一种新颖的多维堆叠芯片平台,结合了2.5D技术和使用Face2Face(F2F)技术的3D-IC集成,支持消费类AI客户开发下一代定制加速器(XPU)和计算ASIC。3.5D XDSiP提供了最先进、最优化的SiP解决方案,以支持大规模AI应用。

业界首个!博通推出3.5D F2F封装技术:改善封装翘曲

这一创新平台为自定义计算的新时代提供支持,与F2B技术相比,堆叠晶粒之间的信号密度增加了7倍。

同时,其具有卓越的能效,通过使用3D HCB而不是平面Die-to-Die PHY,将Die-to-Die接口的功耗降至原来的十分之一。

业界首个!博通推出3.5D F2F封装技术:改善封装翘曲

此外,该平台最大限度地减少3D堆栈中计算、内存和I/O组件之间的延迟。另支持更小的转接板和封装尺寸,从而节省成本改善封装翘曲。

官方表示,正在开发中的3.5D XDSiP产品共有6款,最快会在2026年2月开始出货。

业界首个!博通推出3.5D F2F封装技术:改善封装翘曲

【本文结束】如需转载请务必注明出处:快科技

责任编辑:鹿角

文章内容举报

以上内容为资讯信息快照,由td.fyun.cc爬虫进行采集并收录,本站未对信息做任何修改,信息内容不代表本站立场。

快照生成时间:2024-12-06 23:45:07

本站信息快照查询为非营利公共服务,如有侵权请联系我们进行删除。

信息原文地址:

博通推出3.5D XDSiP平台:可整合6000mm²的3D堆叠硅片与12个HBM
近日,博通推出了3.5D XDSiP(3.5D eXtreme Dimension System in Package)平台
2024-12-11 13:34:00
...。除了英伟达在10月份已经确认扩大订单外,苹果、AMD、博通和Marvell等重要客户也近期大量追加订单。为了应对五大客户的需求
2023-11-13 21:25:00
...件(CPO)成为业界关注的焦点。有传闻称,台积电正在与博通、辉达等大客户合作,共同开发硅光子技术,最快明年下半年开始将获得大订单。对此,台积电表示不回应客户及产品状况。然而,
2023-09-11 20:06:00
博通发布3.5D XDSiP芯片封装:6000平方毫米庞然巨物
快科技12月8日消息,博通发布了全新打造的3.5D XDSiP封装平台,专门面向超高性能的AI、HPC处理器,最高支持6000平方毫米的芯片面积
2024-12-09 13:34:00
清华大学集成电路学院院长吴华强教授:Chiplet是战略赛道
...ch的3D封装,实现了0.296pJ/bit能效,17.9Tb/s/mm2的带宽密度;博通交付了业界首个51.2-Tbps的Co-Packaged Optics以太网开关
2024-09-30 09:56:00
曝台积电硅光子技术2025年有望放量产出 携手英伟达等
【CNMO新闻】9月11日,有消息称台积电将与博通、英伟达等大客户共同开发硅光子技术、共同封装光学元件等新产品。据CNMO了解,这一制程技术将从45nm延伸到7nm,最快明年下半
2023-09-11 11:06:00
消息称台积电携手博通、英伟达等共同开发硅光子技术 2025年有望迈入放量产出阶段 【消息称台积电携手博通、英伟达等共同开发硅光子技术 2025年有望迈入放量产出阶段】《科创板日报
2023-09-11 09:19:00
台积电久违大涨!半导体行业“黎明将至”?
...旺盛,除英伟达已经在10月确定扩大订单外,苹果、AMD、博通、Marvell等重量级客户近期同样大幅追单。媒体称,台积电为应对上述五大客户需求,已经在努力加快CoWoS先进封
2023-11-14 17:25:00
英特尔实现3D先进封装技术的大规模量产
英特尔宣布已实现基于业界领先的半导体封装解决方案的大规模生产,其中包括英特尔突破性的3D封装技术Foveros,该技术为多种芯片的组合提供了灵活的选择,带来更佳的功耗、性能和成本
2024-01-25 15:30:00
更多关于科技的资讯: