我们正处于一个信息大暴发的时代,每天都能产生数以百万计的新闻资讯!
虽然有大数据推荐,但面对海量数据,通过我们的调研发现,在一个小时的时间里,您通常无法真正有效地获取您感兴趣的资讯!
头条新闻资讯订阅,旨在帮助您收集感兴趣的资讯内容,并且在第一时间通知到您。可以有效节约您获取资讯的时间,避免错过一些关键信息。
快科技1月21日消息,据韩国媒体报道,三星电子的第六代10纳米级1c DRAM制程开发进度出现延迟,预计完成时间从2024年年底推迟至2025年6月。
这一延期意味着原计划于2025年下半年量产的第六代高频宽存储器(HBM4)也面临不确定性。
三星在2024年年底向市场交付了首个测试芯片,但后续生产良率未达预期,导致开发时间延长,据市场人士透露,三星计划在未来六个月内将良率提升至约70%。
按照过往经验,每一代制程的开发周期通常为18个月左右,然而,自2022年12月三星开发出第五代10纳米级1b DRAM制程并宣布量产以来,关于1c DRAM的进展一直未有明确消息。
此次1c DRAM制程的延迟不仅影响了其核心产品DDR5内存的量产时间,也波及了高频宽存储器(HBM)的开发。
如果1c DRAM的量产推迟至2025年底,HBM的量产时间可能会在2025年之后,这与三星此前计划在2025年下半年量产HBM4的目标相悖,进而影响三星在HBM市场的竞争力。
韩国半导体产业人士表示,三星正在修改1c DRAM制程技术的部分设计,以尽快达成量产目标,然而能否在预定时间内实现量产,仍存在不确定性。
【本文结束】如需转载请务必注明出处:快科技
责任编辑:黑白
文章内容举报
以上内容为资讯信息快照,由td.fyun.cc爬虫进行采集并收录,本站未对信息做任何修改,信息内容不代表本站立场。
快照生成时间:2025-01-21 17:45:11
本站信息快照查询为非营利公共服务,如有侵权请联系我们进行删除。
信息原文地址: